Вроде у SDRAM это немного не так устроено. Лишних адресов там нет, все линии адреса и банков, и RD WR CS и что там еще используются для посылки команд в память. Но даташит читать надо, просто...
Тип: Сообщения; Пользователь: tnt23; Ключевые слова:
Вроде у SDRAM это немного не так устроено. Лишних адресов там нет, все линии адреса и банков, и RD WR CS и что там еще используются для посылки команд в память. Но даташит читать надо, просто...
Скарт у меня есть, DE1 где-то тоже была, но это ж нужно какой-то переходник сгондобобить?
ivagor, в любом случае, выложи плиз SDC файл, чтобы людям не приходилось проходить увлекательный квест "скопировал, выкинул и изменил что-то где-то". Ну если тебе не жалко, конечно.
Дак, может, и вектор твикнуть правильно?
ivagor, закоммить диффы, и заодно файл .SDC. Думаю, многим будет интересно.
Интуитивно чувствую, что для оценки работы кэша нужна другая тулза. Типа читать-писать разные количества данных из одних и тех же/прилегающих/разных мест.
А не будет проблем в случае, когда при серийном доступе к памяти пересекается граница банка? У меня после чтения даташита что-то такое засело в мозгу насчет precharge.
Можешь в двух словах описать работу кеша?
Сорцы?..
Ну так сделай снапшот и запули в SVN, чтобы желающие могли твикать и смотреть, что получится.
А при этом учитывается Fmax микросхемы памяти? Потому что если у нее указано время доступа в 7.5нс, например, то выше 133МГц она в принципе не должна работать стабильно.
Позволю себе не согласиться. Данные выдаются именно через 2 или 3 такта, так как 1 такт = 1 команда, безотносительно частоты. Речь идет о тактах CLK, само собой. Достаточно открыть даташит на чип по...
Меня это тоже коробило тогда (2010) и сейчас. Но сейчас я уже не помню, почему это правильно :) а тогда вроде понял. По-моему, общий смысл такой: CAS latency в любом случае нужен в силу природы SDRAM...
Комментарии, SDC и PDF с диаграммами.
Вообще странно, это все речь про DE1? Вроде у нее память должна работать на 133МГц, если не путаю. Даже у меня с моими самопалами Fmax, посчитанный TimeQuest, получался в районе 150-160МГц.
...
Вот еще цикл статей на русском. Там местами мне лично довольно сложно, но, наверное, у меня просто проблема с концентрацией внимания.
Шехалев Денис. Synopsys Design Constraint — язык задания...
Предлагаю "яркий, сочный ПАЛ осьмиклочный!".
Зашибись!
Это лишний повод заказать-таки уже себе DE1!:v2_clap2: